Informatics Point

Информатика и проектирование

Разработка принципиальной схемы с использованием программы Electronics Workbench 5.12

В данном разделе представлена схема электрическая принципиальная 16 разрядного счётчика на счетных Т триггерах и временные диаграммы которые объясняют принцип работы счетчика. Скриншот со схемой представлен на рисунке 3.1

Рисунок 3.1 - Принципиальная схема 16 разрядного счетчика Т триггерах

Для построения шестнадцати разрядного счетчика мною было испосльзованно шестнадцать последовательно соединённых Т-триггеров на основе D-триггера. Это объясняется тем, что Т-триггер в свободном исполнении не встречается так как их легко можно получить из D-триггера и других.

Для того, что бы преобразовать D-триггер необходимо вход D соединить с инверсным выходом, а на вход С подать счётные импульсы. А для получения необходимой разрядности, выход Q соединить с входом C и количетво триггеров собранных таким способом будет определяет его разрядность. В результате триггер при каждом счётном импульсе запоминает значение, то есть будет переключаться в противоположное состояние. На рисунке 3.2 показано

Рисунок 3.2 - Пример счетчика на Т-триггерах

После того как последовательно было соединено шестнадцать счетчиков необходимо подать импульс для выполнения его основных задач - счета сигналов. Для этого необходимо воспользоваться функциональным генератором (рисунок 1.5). Положительный вывод необходимо подсоединить к его первому триггеру ко входу С. А к среднему выходу подключил заземление. Всю эту проделанную операцию можно увидеть на рисунке 3.3.

Рисунок 3.3 - Принципиальная схема шестнадцати разрядного счетчика на Т-триггерах

Для того что бы убедится в правильности работы счетчика необходимо увидеть его временные диаграммы. Временные диаграммы можно получить подключив к каждому выходу Q логический анализатор. Подключать его следует по направлению счета т.е. слева на право от первого триггера к последнему (рисунок 3.4).

Что бы увидеть временные диаграммы нужно произвести двойной клик левой кнопкой мыши на значке логического анализатора на схеме и настроить некоторые параметры это: скважность частоты, интервал времени и другие параметры. Временные диаграммы находятся на рисунке 3.5.

Рисунок 3.4 - Счетчик с подключенным логическим анализатором

Рисунок 3.5 - Полученные временные диаграммы

Данная схема (рисунок 3.1) находится на диске прилагаемым к курсовому проекту. Она сохранена в программе Electronics Workbench версии 5.12. Файл называется Удод Ю.Ю. занимает - 30 КБ свободного пространства.

Заключение

Курсовая работа является заключительным этапом по курсу «Компьютерная схемотехника». В данной курсовой работе были применены и закреплены полученные навыки. В ходе работы был разработан 16 разрядный счетчик на Т-триггерах за основу был взят D-триггер. Также построена принципиальная схема в программе Electronics Workbench 5.12 и получены соответствующие временные диаграммы. Данный курсовой проект помог усовершенствовать практические умения в разработке логических устройств. Процесс разработки устройства описан в пункте 3 и полученные временные диаграммы показали, что поставленная задача выполнена.

Приложение А

Поз. Обозначение

Наименование

Кол.

Примечание

Схема электрическая принципиальная 4КС1.2014.00.018 Э3 КП

1

Микросхемы

DD1-DD16

SN7474N INT15.784

16

Разъемы

XS1- XS18

CP-50-83Ф ДРО.364.106ТУ

18

Перейти на страницу: 1 2

Лучшие статьи по информатике

Расчет антенны для земной станции спутниковой системы связи (ЗССС)
Зеркальные антенны являются наиболее распространёнными остронаправленными антеннами. Их широкое применение в самых разнообразных радиосист ...

Сенсорный выключатель
Целью данного курсового проекта является разработка, выбор и обоснование конструкции, технологического процесса сборки Сенсорного выключателя. Для обоснован ...

Частота сообщения
Задание 1 Рассчитать и построить амплитудно-частотный спектр ЧМП сигнала и определить полосу частот, если частота модулирующего сообщения , частота несущ ...

Меню сайта